
W90P710CD/W90P710CDG
Publication Release Date: September 19, 2006
- 13 - Revision B2
3. PIN DIAGRAM
85
140
50
55
60
80
75
70
65
165
160
155
150
145
175
170
VSS18
KPI_ROW[0]/VCLK/GPIO[30]
KPI_COL[1]/VD[1]/GPIO[35]
TXD1/GPIO[7]
VDD33
MCKE
nBTCS
nSCS[1]
nSCS[0]
SCL0/SFRM/TIMER0/GPIO[11]
SCL1/SCLK/KPI_ROW[3]/GPIO[13]
SDA0/SSPTXD/TIMER1/GPIO[12]
D[10]/TBUS[10]
D[11]/TBUS[11]
SDA1/SSPRXD/KPI_ROW[2]/GPIO[14]
KPI_ROW[2]/VSYNC/GPIO[32]
KPI_COL[7]/VD[7]/GPIO[41]
KPI_ROW[3]/HSYNC/GPIO[33]
KPI_ROW[1]/VDEN/GPIO[31]
VDD18
nECS[1]
nWAIT/TREQB
nECS[0]
nOE
D[26]/VD[18]/GPIO[62]
D[27]/VD[19]/GPIO[63]
D[24]/VD[16]/GPIO[60]
D[25]/VD[17]/GPIO[61]
TDI
VDD33
A[10]/TBUS[26]
A[9]/TBUS[25]
A[13]/TBUS[29]
A[12]/TBUS[28]
nIRQ[1]/GPIO[17]
TCK
TDO
USB0VDD
SC0_PWR/SD_DAT2/VD[13]/GPIO[25]
SC0_RST/SD_DAT0/VD[15]/GPIO[27]
SC0_CLK/SD_CLK/VD[16]/GPIO[28]
SC0_DAT/SD_CMD/VD[17]/[GPIO[29]
VSS18
VDD18
AC97_BITCLK/I2S_BITCLK/PWM[3]/RXD3/GPIO[4]
AC97_SYNC/I2S_LRCLK/PWM[2]/TXD3/GPIO[3]
AC97_DATAO/I2S_DATAO/PWM[1]/DSR3/GPIO[2]
AC97_DATAI/I2S_DATAI/PWM[0]/DTR3/GPIO[1]
nTRST
EXTAL(15M)
VDD33
SC0_PRES/SD_DAT1/VD[14]/GPIO[26]
SC1_DAT/SD_DAT3/VD[12]/GPIO[24]
EXTAL32 (32.768K)
RTCVDD18
VSS33
XTAL32 (32.768K)
AC97_nRESET/I2S_MCLK/GPIO[0]
nWDOG/GPIO[15]
VSS33
A[4]/TBUS[20]
A[3]/TBUS[19]
A[2]/TBUS[18]
VDD33
D[28]/VD[20]/GPIO[64]
D[30]/VD[22]/GPIO[66]
A[21]
VDD33
XTAL(15M)
VSS33
A[18]
A[17]/TREQA
VDD18
A[8]/TBUS[24]
A[7]/TBUS[23]
A[6]/TBUS[22]
A[5]/TBUS[21]
KPI_COL[3]/VD[3]/GPIO[37]
KPI_COL[0]/VD[0]/GPIO[34]
nRESET
PLL1VSS18
KPI_COL[2]/VD[2]/GPIO[36]
KPI_COL[4]/VD[4]/GPIO[38]
PLL0VSS18
PLL0VDD18
TEST
A[20]
A[19]
VDD33
D[31]/VD[23]/GPIO[67]
A[11]/TBUS[27]
D[29]/VD[21]/GPIO[65]
KPI_COL[6]/VD[6]/GPIO[40]
KPI_COL[5]/VD[5]/GPIO[39]
PHY_RXD[0]/GPIO[44]/KPI_COL[2]/VD[10]
PHY_CRSDV/GPIO[43]/KPI_COL[1]/VD[9]
PHY_RXERR/GPIO[42]/KPI_COL[0]/VD[8]
SC1_PWR/nXDACK/VD[8]/GPIO[20]
SC1_PRES/nXDREQ/VD[9]GPIO[21]
SC1_RST/SD_CD/VD[10]/GPIO[22]
SC1_CLK/SD_PWR/VD[11]/GPIO[23]
VSS33
PLL1VDD18
A[1]/TBUS[17]
A[0]/TBUS[16]
PHY_MDC/GPIO[51]/KP_ROW[1]/VD[17]
PHY_TXD[1]/GPIO[49]/KPI_COL[7]/VD[15]
nIRQ[0]/GPIO[16]
A[16]/TACK
A[15]/TBUS[31]
A[14]/TBUS[30]
VSS18
TMS
RXD1/GPIO[8]
VSS33
RTS1/RXD2(IrDA)/PS2_DATA/GPIO[10]
CTS1/TXD2(IrDA)/PS2_CLK/GPIO[9]
nWE
PHY_TXD[0]/GPIO[48]/KPI_COL[6]/VD[14]
PHY_TXEN/GPIO[47]/KPI_COL[5]/VD[13]
PHY_REFCLK/GPIO[46]/KPI_COL[4]/VD[12]
PHY_RXD[1]/GPIO[45]/KPI_COL[3]/VD[11]
VSS33
D[22]/VD[14]/GPIO[58]
D[20]/VD[12]/GPIO[56]
D[21]/VD[13]/GPIO[57]
nWBE[0]/SDQM[0]
D[13]/TBUS[13]
D[19]/VD[11]/GPIO[55]
nWBE[3]/SDQM[3]/GPIO[68]
nWBE[1]/SDQM[1]
D[23]/VD[15]/GPIO[59]
nIRQ[3]/GPIO[19]
nIRQ[2]/GPIO[18]
D[18]/VD[10]/GPIO[54]
D[14]/TBUS[14]
D[15]/TBUS[15]
VSS18
VDD18
D[17]/VD[9]/GPIO[53]
D[16]/VD[8]/GPIO[52]
VSS33
D[12]/TBUS[12]
D[3]/TBUS[3]
VDD33
nWBE[2]/SDQM[2]/GPIO[69]
D[2]/TBUS[2]
D[0]/TBUS[0]
D[1]/TBUS[1]
MCLK
VDD33
nECS[2]
nECS[3]
nSRAS
nSCAS
VSS33
VDD33
135
TXD0/GPIO[5]
DN0
DP0
RXD0/GPIO[6]
USB1VSS
DN1
USB1VDD
DP1
D[6]/TBUS[6]
5
10
15
20
25
30
35
40
95
90
120
110
105
100
130
125
D[4]/TBUS[4]
VSS33
D[5]/TBUS[5]
USB0VSS
D[9]/TBUS[9]
D[7]/TBUS[7]
D[8]/TBUS[8]
PHY_MDIO/GPIO[50]/KPI_ROW[0]/VD[16]
VDD33
115
W90P710
176 -pin
LQFP
VSS33
Fig 3.1 Pin Diagram
Kommentare zu diesen Handbüchern